Hi,
sorry, aber ich muss weiter nerven.
Hat schon mal jemand einen virtuellen SD Teamlead neben der VCCU zum laufen bekommen?
Ich möchte einen zweiten Teamlead einrichten und am Ende klappt das peeren mit dem SD nicht.
Vor zwei Jahren hatte ich das schonmal, dass das ich mit einem channel auf einem eigenen virtual device
nicht peeren konnte, sondern nur auf einem channel der VCCU.
:)
linuxpaul
Zu Beginn hatte ich nur mit teamleads neben der vccu experimentiert. Und auch jetzt ist er noch im Einsatz.
Wiki sollte es so beschreiben.
Also virtuelles Device und einen Kanal einrichten. Den kanal, welcher 01 sein MUSS, mit jedem sd peeren. Siehe Wiki.
Beachte: ein sd kann nur einmal gepeert sein. Steht schon ein peer drin, erst löschen!!!!!
Bist du unsicher, ein getconfig wird es an den Tag bringen.
Ach ja, pairen natuerlich mit der vccu.
Soweit sollte alles im Wiki sein. Was geht nun nicht? Bitte logs vom getconfig und vom peeren.
Hi, hier erst die lists vor dem peer:
Internals:
DEF 23136901
NAME STVirt
NOTIFYDEV global
NR 122
NTFY_ORDER 50-STVirt
STATE off
TYPE CUL_HM
chanNo 01
device STVirtDev
READINGS:
2018-03-12 19:37:41 state off
helper:
expert:
def 1
det 0
raw 1
tpl 0
role:
chn 1
vrt 1
Attributes:
model virtual_1
peerIDs
webCmd press short:press long
Internals:
CUL_Rpi_Uart_MSGCNT 4
CUL_Rpi_Uart_RAWMSG 0501003C80A01032D0092303690100000000
CUL_Rpi_Uart_RSSI -60
CUL_Rpi_Uart_TIME 2018-03-12 19:52:27
DEF 32D009
IODev CUL_Rpi_Uart
LASTInputDev CUL_Rpi_Uart
MSGCNT 4
NAME Rauch_Friseur
NOTIFYDEV global
NR 123
NTFY_ORDER 50-Rauch_Friseur
STATE off
TYPE CUL_HM
lastMsg No:80 - t:10 s:32D009 d:230369 0100000000
protLastRcv 2018-03-12 19:52:27
protSnd 7 last_at:2018-03-12 19:52:27
protState CMDs_done
rssi_CUL_Rpi_Uart max:-62 lst:-62 min:-62 avg:-62 cnt:1
rssi_at_CUL_Rpi_Uart avg:-60.25 cnt:4 max:-60 min:-61 lst:-60
READINGS:
2018-03-12 19:50:22 Activity alive
2018-03-12 19:52:22 CommandAccepted yes
2018-03-12 19:32:11 D-firmware 1.1
2018-03-12 19:32:11 D-serialNr LTK0107676
2018-03-12 19:52:26 PairedTo 0x230369
2018-03-12 19:36:43 R-pairCentral 0x230369
2018-03-12 19:52:26 RegL_00. 02:01 0A:23 0B:03 0C:69 00:00
2018-03-12 19:50:30 battery ok
2018-03-12 19:50:30 level 1
2018-03-12 19:36:42 powerOn 2018-03-12 19:36:42
2018-03-12 19:50:30 recentStateType info
2018-03-12 19:50:30 state off
2018-03-12 19:45:37 teamCall from VCCU:7
helper:
HM_CMDNR 128
cSnd 0123036932D00900040000000000,0123036932D0090103
mId 0042
peerIDsRaw ,00000000
regLst ,0
rxType 2
supp_Pair_Rep 0
expert:
def 1
det 0
raw 1
tpl 0
io:
newChn +32D009,00,00,00
nextSend 1520880747.52345
rxt 0
vccu VCCU
p:
32D009
00
00
00
prefIO:
CUL_Rpi_Uart
mRssi:
mNo 80
io:
CUL_Cube_Usb:
CUL_Rpi_Uart:
-56
-56
prt:
bErr 0
sProc 0
rspWait:
q:
qReqConf
qReqStat
role:
chn 1
dev 1
rpt:
IO CUL_Rpi_Uart
flg A
ts 1520880747.23028
ack:
HASH(0x1df06b0)
80800223036932D00900
rssi:
CUL_Rpi_Uart:
avg -62
cnt 1
lst -62
max -62
min -62
at_CUL_Rpi_Uart:
avg -60.25
cnt 4
lst -60
max -60
min -61
shadowReg:
tmpl:
Attributes:
IODev CUL_Rpi_Uart
IOgrp VCCU:CUL_Rpi_Uart
actCycle 099:00
actStatus alive
autoReadReg 5_readMissing
devStateIcon off:general_ok@green .*:secur_alarm@red
event-on-change-reading .*
expert 2_raw
firmware 1.1
group Alarm Geber
icon secur_smoke_detector
model HM-SEC-SD
msgRepeat 1
peerIDs 00000000,
room Friseur,Hardware
serialNr LTK0107676
subType smokeDetector
webCmd statusRequest
(TeamCall noch vom VCCU peer)
und das Log:
2018.03.12 20:50:57.586 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:50:57.633 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040202, state 98
2018.03.12 20:50:57.634 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:50:57.634 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0453
2018.03.12 20:51:09.605 0: HMUARTLGW CUL_Rpi_Uart recv: 01 05 00 00 3B msg: 1B 86 10 42C234 000000 0AF0F8096400
2018.03.12 20:51:12.593 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:51:12.599 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040202, state 98
2018.03.12 20:51:12.600 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:51:12.600 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0040
2018.03.12 20:51:27.601 5: HMUARTLGW CUL_Rpi_Uart checking credits (from timer)
2018.03.12 20:51:27.602 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:51:27.602 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd00030060085836
2018.03.12 20:51:27.603 5: SW: fd00030060085836
2018.03.12 20:51:27.606 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd00050060040202
2018.03.12 20:51:27.607 5: HMUARTLGW CUL_Rpi_Uart read raw (2): 4c4b
2018.03.12 20:51:27.608 5: HMUARTLGW CUL_Rpi_Uart read (9): fd000500600402024c4b crc OK
2018.03.12 20:51:27.609 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040202, state 98
2018.03.12 20:51:27.609 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:51:27.610 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0046
2018.03.12 20:51:35.512 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0D81B00132D00901012313690100
2018.03.12 20:51:35.513 4: HMUARTLGW CUL_Rpi_Uart UpdatePeerReq: 010123, state 90
2018.03.12 20:51:35.513 0: HMUARTLGW CUL_Rpi_Uart send: 01 06010123000000
2018.03.12 20:51:35.514 5: HMUARTLGW CUL_Rpi_Uart send: (14): fd000901610601012300000055bc
2018.03.12 20:51:35.514 5: SW: fd000901610601012300000055bc
2018.03.12 20:51:35.521 5: HMUARTLGW CUL_Rpi_Uart read raw (21): fd0010016104070101000affffffffffffffff1b7a
2018.03.12 20:51:35.522 5: HMUARTLGW CUL_Rpi_Uart read (20): fd0010016104070101000affffffffffffffff1b7a crc OK
2018.03.12 20:51:35.522 0: HMUARTLGW CUL_Rpi_Uart recv: 01 04070101000AFFFFFFFFFFFFFFFF, state 90
2018.03.12 20:51:35.523 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 07, state 90
2018.03.12 20:51:35.524 0: HMUARTLGW CUL_Rpi_Uart added peer: 010123, aesChannels: FFFFFFFFFFFFFFFF
2018.03.12 20:51:35.524 4: HMUARTLGW CUL_Rpi_Uart UpdatePeerReq: 010123, state 91
2018.03.12 20:51:35.525 4: HMUARTLGW CUL_Rpi_Uart UpdatePeerReq: 010123, state 92
2018.03.12 20:51:35.525 4: HMUARTLGW CUL_Rpi_Uart UpdatePeerReq: 010123, state 93
2018.03.12 20:51:35.526 0: HMUARTLGW CUL_Rpi_Uart send: 01 06010123000000
2018.03.12 20:51:35.526 5: HMUARTLGW CUL_Rpi_Uart send: (14): fd000901620601012300000065b6
2018.03.12 20:51:35.527 5: SW: fd000901620601012300000065b6
2018.03.12 20:51:35.531 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd00100162040701
2018.03.12 20:51:35.533 5: HMUARTLGW CUL_Rpi_Uart read raw (13): 01000affffffffffffffff1870
2018.03.12 20:51:35.534 5: HMUARTLGW CUL_Rpi_Uart read (20): fd0010016204070101000affffffffffffffff1870 crc OK
2018.03.12 20:51:35.534 0: HMUARTLGW CUL_Rpi_Uart recv: 01 04070101000AFFFFFFFFFFFFFFFF, state 93
2018.03.12 20:51:35.535 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 07, state 93
2018.03.12 20:51:35.535 0: HMUARTLGW CUL_Rpi_Uart added peer: 010123, aesChannels: FFFFFFFFFFFFFFFF
2018.03.12 20:51:35.536 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 01 msg: 81 B0 01 32D009 010123 13690100
2018.03.12 20:51:35.538 5: HMUARTLGW CUL_Rpi_Uart send: (24): fd001301630200000181b00132d00901012313690100fef0
2018.03.12 20:51:35.538 5: SW: fd001301630200000181b00132d00901012313690100fef0
2018.03.12 20:51:38.940 5: HMUARTLGW CUL_Rpi_Uart read raw (9): fd0004016304040a9c
2018.03.12 20:51:38.941 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016304040a9c crc OK
2018.03.12 20:51:38.941 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0404, state 100
2018.03.12 20:51:38.942 0: HMUARTLGW CUL_Rpi_Uart can't send due to unknown problem (no response?)
2018.03.12 20:51:40.514 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0D81B00132D00901012313690100
2018.03.12 20:51:40.520 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 01 msg: 81 B0 01 32D009 010123 13690100
2018.03.12 20:51:40.521 5: HMUARTLGW CUL_Rpi_Uart send: (24): fd001301640200000181b00132d00901012313690100129f
2018.03.12 20:51:40.522 5: SW: fd001301640200000181b00132d00901012313690100129f
2018.03.12 20:51:43.932 5: HMUARTLGW CUL_Rpi_Uart read raw (9): fd0004016404048af3
2018.03.12 20:51:43.933 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016404048af3 crc OK
2018.03.12 20:51:43.933 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0404, state 100
2018.03.12 20:51:43.934 0: HMUARTLGW CUL_Rpi_Uart can't send due to unknown problem (no response?)
2018.03.12 20:51:44.679 5: HMUARTLGW CUL_Rpi_Uart checking credits (from timer)
2018.03.12 20:51:44.680 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:51:44.681 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd00030065084636
2018.03.12 20:51:44.681 5: SW: fd00030065084636
2018.03.12 20:51:44.684 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd0005006504020e
2018.03.12 20:51:44.686 5: HMUARTLGW CUL_Rpi_Uart read raw (2): 0863
2018.03.12 20:51:44.686 5: HMUARTLGW CUL_Rpi_Uart read (9): fd0005006504020e0863 crc OK
2018.03.12 20:51:44.687 0: HMUARTLGW CUL_Rpi_Uart recv: 00 04020E, state 98
2018.03.12 20:51:44.687 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:51:44.688 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0046
2018.03.12 20:51:47.685 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As1082B00123036932D00900040000000000
2018.03.12 20:51:47.686 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 01 msg: 82 B0 01 230369 32D009 00040000000000
2018.03.12 20:51:47.687 5: HMUARTLGW CUL_Rpi_Uart send: (27): fd001601660200000182b00123036932d00900040000000000ed12
2018.03.12 20:51:47.688 5: SW: fd001601660200000182b00123036932d00900040000000000ed12
2018.03.12 20:51:48.215 5: HMUARTLGW CUL_Rpi_Uart read raw (9): fd0004016604020acc
2018.03.12 20:51:48.216 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016604020acc crc OK
2018.03.12 20:51:48.216 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0402, state 100
2018.03.12 20:51:48.217 0: HMUARTLGW CUL_Rpi_Uart Ack: 02
2018.03.12 20:51:48.221 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd001a0123050100
2018.03.12 20:51:48.223 5: HMUARTLGW CUL_Rpi_Uart read raw (16): 4682a01032d0092303690202010a230b
2018.03.12 20:51:48.225 5: HMUARTLGW CUL_Rpi_Uart read raw (7): 030c690000694b
2018.03.12 20:51:48.226 5: HMUARTLGW CUL_Rpi_Uart read (30): fd001a01230501004682a01032d0092303690202010a230b030c690000694b crc OK
2018.03.12 20:51:48.227 0: HMUARTLGW CUL_Rpi_Uart recv: 01 05 01 00 46 msg: 82 A0 10 32D009 230369 0202010A230B030C690000
2018.03.12 20:51:48.227 5: HMUARTLGW CUL_Rpi_Uart Dispatch: A1482A01032D0092303690202010A230B030C690000::-70:CUL_Rpi_Uart
2018.03.12 20:51:48.228 5: CUL_Rpi_Uart: dispatch A1482A01032D0092303690202010A230B030C690000::-70:CUL_Rpi_Uart
2018.03.12 20:51:48.234 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0A82800223036932D00900
2018.03.12 20:51:48.235 5: HMUARTLGW CUL_Rpi_Uart: Skip ACK
2018.03.12 20:51:48.236 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0B83A00123036932D0090103
2018.03.12 20:51:48.237 5: HMUARTLGW CUL_Rpi_Uart delaying send to 32D009 for 0.283332824707031
2018.03.12 20:51:48.522 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 00 msg: 83 A0 01 230369 32D009 0103
2018.03.12 20:51:48.523 5: HMUARTLGW CUL_Rpi_Uart send: (22): fd001101670200000083a00123036932d0090103f2dd
2018.03.12 20:51:48.524 5: SW: fd001101670200000083a00123036932d0090103f2dd
2018.03.12 20:51:48.687 5: HMUARTLGW CUL_Rpi_Uart read raw (9): fd0004016704028adb
2018.03.12 20:51:48.688 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016704028adb crc OK
2018.03.12 20:51:48.688 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0402, state 100
2018.03.12 20:51:48.689 0: HMUARTLGW CUL_Rpi_Uart Ack: 02
2018.03.12 20:51:48.698 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd00140124050100
2018.03.12 20:51:48.700 5: HMUARTLGW CUL_Rpi_Uart read raw (17): 4683a01032d00923036901000000005ea0
2018.03.12 20:51:48.701 5: HMUARTLGW CUL_Rpi_Uart read (24): fd001401240501004683a01032d00923036901000000005ea0 crc OK
2018.03.12 20:51:48.702 0: HMUARTLGW CUL_Rpi_Uart recv: 01 05 01 00 46 msg: 83 A0 10 32D009 230369 0100000000
2018.03.12 20:51:48.702 5: HMUARTLGW CUL_Rpi_Uart Dispatch: A0E83A01032D0092303690100000000::-70:CUL_Rpi_Uart
2018.03.12 20:51:48.703 5: CUL_Rpi_Uart: dispatch A0E83A01032D0092303690100000000::-70:CUL_Rpi_Uart
2018.03.12 20:51:48.707 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0A83800223036932D00900
2018.03.12 20:51:48.707 5: HMUARTLGW CUL_Rpi_Uart: Skip ACK
2018.03.12 20:51:59.687 5: HMUARTLGW CUL_Rpi_Uart checking credits (from timer)
2018.03.12 20:51:59.688 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:51:59.688 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd0003006808e835
2018.03.12 20:51:59.689 5: SW: fd0003006808e835
2018.03.12 20:51:59.692 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd00050068040211
2018.03.12 20:51:59.693 5: HMUARTLGW CUL_Rpi_Uart read raw (2): ec21
2018.03.12 20:51:59.694 5: HMUARTLGW CUL_Rpi_Uart read (9): fd00050068040211ec21 crc OK
2018.03.12 20:51:59.695 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040211, state 98
2018.03.12 20:51:59.695 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:51:59.696 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0048
2018.03.12 20:52:14.695 5: HMUARTLGW CUL_Rpi_Uart checking credits (from timer)
2018.03.12 20:52:14.696 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:52:14.696 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd00030069086e36
2018.03.12 20:52:14.697 5: SW: fd00030069086e36
2018.03.12 20:52:14.700 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd00050069040211
2018.03.12 20:52:14.701 5: HMUARTLGW CUL_Rpi_Uart read raw (2): 7822
2018.03.12 20:52:14.702 5: HMUARTLGW CUL_Rpi_Uart read (9): fd000500690402117822 crc OK
2018.03.12 20:52:14.703 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040211, state 98
2018.03.12 20:52:14.703 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:52:14.704 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0047
2018.03.12 20:52:20.666 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As1084B00123036932D00900040000000000
2018.03.12 20:52:20.667 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 01 msg: 84 B0 01 230369 32D009 00040000000000
2018.03.12 20:52:20.669 5: HMUARTLGW CUL_Rpi_Uart send: (27): fd0016016a0200000184b00123036932d0090004000000000055c9
2018.03.12 20:52:20.669 5: SW: fd0016016a0200000184b00123036932d0090004000000000055c9
2018.03.12 20:52:21.247 5: HMUARTLGW CUL_Rpi_Uart read raw (40): fd0004016a04020a3cfd001a01250501004684a01032d0092303690202010a230b030c69000047a3
2018.03.12 20:52:21.248 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016a04020a3c crc OK
2018.03.12 20:52:21.249 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0402, state 100
2018.03.12 20:52:21.249 0: HMUARTLGW CUL_Rpi_Uart Ack: 02
2018.03.12 20:52:21.251 5: HMUARTLGW CUL_Rpi_Uart read (30): fd001a01250501004684a01032d0092303690202010a230b030c69000047a3 crc OK
2018.03.12 20:52:21.252 0: HMUARTLGW CUL_Rpi_Uart recv: 01 05 01 00 46 msg: 84 A0 10 32D009 230369 0202010A230B030C690000
2018.03.12 20:52:21.252 5: HMUARTLGW CUL_Rpi_Uart Dispatch: A1484A01032D0092303690202010A230B030C690000::-70:CUL_Rpi_Uart
2018.03.12 20:52:21.253 5: CUL_Rpi_Uart: dispatch A1484A01032D0092303690202010A230B030C690000::-70:CUL_Rpi_Uart
2018.03.12 20:52:21.259 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0A84800223036932D00900
2018.03.12 20:52:21.260 5: HMUARTLGW CUL_Rpi_Uart: Skip ACK
2018.03.12 20:52:21.261 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0B85A00123036932D0090103
2018.03.12 20:52:21.262 5: HMUARTLGW CUL_Rpi_Uart delaying send to 32D009 for 0.280420064926147
2018.03.12 20:52:21.545 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 00 msg: 85 A0 01 230369 32D009 0103
2018.03.12 20:52:21.546 5: HMUARTLGW CUL_Rpi_Uart send: (22): fd0011016b0200000085a00123036932d0090103a575
2018.03.12 20:52:21.546 5: SW: fd0011016b0200000085a00123036932d0090103a575
2018.03.12 20:52:21.710 5: HMUARTLGW CUL_Rpi_Uart read raw (9): fd0004016b04028a2b
2018.03.12 20:52:21.711 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016b04028a2b crc OK
2018.03.12 20:52:21.711 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0402, state 100
2018.03.12 20:52:21.712 0: HMUARTLGW CUL_Rpi_Uart Ack: 02
2018.03.12 20:52:21.720 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd00140126050100
2018.03.12 20:52:21.722 5: HMUARTLGW CUL_Rpi_Uart read raw (17): 4685a01032d0092303690100000000f055
2018.03.12 20:52:21.724 5: HMUARTLGW CUL_Rpi_Uart read (24): fd001401260501004685a01032d0092303690100000000f055 crc OK
2018.03.12 20:52:21.724 0: HMUARTLGW CUL_Rpi_Uart recv: 01 05 01 00 46 msg: 85 A0 10 32D009 230369 0100000000
2018.03.12 20:52:21.725 5: HMUARTLGW CUL_Rpi_Uart Dispatch: A0E85A01032D0092303690100000000::-70:CUL_Rpi_Uart
2018.03.12 20:52:21.725 5: CUL_Rpi_Uart: dispatch A0E85A01032D0092303690100000000::-70:CUL_Rpi_Uart
2018.03.12 20:52:21.729 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0A85800223036932D00900
2018.03.12 20:52:21.730 5: HMUARTLGW CUL_Rpi_Uart: Skip ACK
2018.03.12 20:52:29.702 5: HMUARTLGW CUL_Rpi_Uart checking credits (from timer)
2018.03.12 20:52:29.703 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:52:29.703 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd0003006c087036
2018.03.12 20:52:29.704 5: SW: fd0003006c087036
2018.03.12 20:52:29.706 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd0005006c040213
2018.03.12 20:52:29.708 5: HMUARTLGW CUL_Rpi_Uart read raw (2): bc2d
2018.03.12 20:52:29.709 5: HMUARTLGW CUL_Rpi_Uart read (9): fd0005006c040213bc2d crc OK
2018.03.12 20:52:29.710 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040213, state 98
2018.03.12 20:52:29.710 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:52:29.711 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0046
2018.03.12 20:52:33.695 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0B86B00123036932D009010E
2018.03.12 20:52:33.697 0: HMUARTLGW CUL_Rpi_Uart send: 01 02 00 00 01 msg: 86 B0 01 230369 32D009 010E
2018.03.12 20:52:33.698 5: HMUARTLGW CUL_Rpi_Uart send: (22): fd0011016d0200000186b00123036932d009010ecfa5
2018.03.12 20:52:33.698 5: SW: fd0011016d0200000186b00123036932d009010ecfa5
2018.03.12 20:52:34.219 5: HMUARTLGW CUL_Rpi_Uart read raw (9): fd0004016d04028a53
2018.03.12 20:52:34.220 5: HMUARTLGW CUL_Rpi_Uart read (8): fd0004016d04028a53 crc OK
2018.03.12 20:52:34.221 0: HMUARTLGW CUL_Rpi_Uart recv: 01 0402, state 100
2018.03.12 20:52:34.221 0: HMUARTLGW CUL_Rpi_Uart Ack: 02
2018.03.12 20:52:34.221 5: HMUARTLGW CUL_Rpi_Uart checking credits (from send)
2018.03.12 20:52:34.222 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:52:34.222 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd0003006e08fc35
2018.03.12 20:52:34.223 5: SW: fd0003006e08fc7c35
2018.03.12 20:52:34.226 5: HMUARTLGW CUL_Rpi_Uart read raw (10): fd0005006e040215143a
2018.03.12 20:52:34.227 5: HMUARTLGW CUL_Rpi_Uart read (9): fd0005006e040215143a crc OK
2018.03.12 20:52:34.227 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040215, state 98
2018.03.12 20:52:34.228 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:52:34.228 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0032
2018.03.12 20:52:34.231 5: HMUARTLGW CUL_Rpi_Uart read raw (16): fd001401270501004686a01032d00923
2018.03.12 20:52:34.233 5: HMUARTLGW CUL_Rpi_Uart read raw (9): 03690601010048f3e2
2018.03.12 20:52:34.234 5: HMUARTLGW CUL_Rpi_Uart read (24): fd001401270501004686a01032d0092303690601010048f3e2 crc OK
2018.03.12 20:52:34.235 0: HMUARTLGW CUL_Rpi_Uart recv: 01 05 01 00 46 msg: 86 A0 10 32D009 230369 0601010048
2018.03.12 20:52:34.235 5: HMUARTLGW CUL_Rpi_Uart Dispatch: A0E86A01032D0092303690601010048::-70:CUL_Rpi_Uart
2018.03.12 20:52:34.236 5: CUL_Rpi_Uart: dispatch A0E86A01032D0092303690601010048::-70:CUL_Rpi_Uart
2018.03.12 20:52:34.240 5: HMUARTLGW CUL_Rpi_Uart HMUARTLGW_Write: As0A86800223036932D00900
2018.03.12 20:52:34.241 5: HMUARTLGW CUL_Rpi_Uart: Skip ACK
2018.03.12 20:52:44.708 5: HMUARTLGW CUL_Rpi_Uart checking credits (from timer)
2018.03.12 20:52:44.708 0: HMUARTLGW CUL_Rpi_Uart send: 00 08
2018.03.12 20:52:44.709 5: HMUARTLGW CUL_Rpi_Uart send: (8): fd0003006f087a36
2018.03.12 20:52:44.710 5: SW: fd0003006f087a36
2018.03.12 20:52:44.712 5: HMUARTLGW CUL_Rpi_Uart read raw (8): fd0005006f040215
2018.03.12 20:52:44.714 5: HMUARTLGW CUL_Rpi_Uart read raw (2): 8039
2018.03.12 20:52:44.715 5: HMUARTLGW CUL_Rpi_Uart read (9): fd0005006f0402158039 crc OK
2018.03.12 20:52:44.716 0: HMUARTLGW CUL_Rpi_Uart recv: 00 040215, state 98
2018.03.12 20:52:44.716 0: HMUARTLGW CUL_Rpi_Uart GetSet Ack: 02, state 98
2018.03.12 20:52:44.716 0: HMUARTLGW CUL_Rpi_Uart roundtrip delay: 0.0046
Der SD quitiiert set STVirt peerChan 0 Rauch_Friseur single set mit einem Missing Ack.
GetConfig zeigt anschließend, dass der SD nicht gepeert ist.
Der TeamLead taucht nirgens auf, weder mit namen nich mit ID.
Im TeamLead wird der SD aber eingetragen.
Mache ich dasselbe mit dem TeamLead auf dem VCCU Channel klappt das sofort.
Edit: das save nach dem habe ich auch gemacht
:)
linuxpaul
Gib mal ein list STVirtDev
Wir hatten das Letztens erst, da fehlt eventuell etwas (IODev?) in der DEF. Martin wollte das fixen.
Gruß Otto
Hier:
Internals:
DEF 231369
NAME STVirtDev
NOTIFYDEV global
NR 121
NTFY_ORDER 50-STVirtDev
STATE ???
TYPE CUL_HM
channel_01 STVirt
READINGS:
helper:
HM_CMDNR 89
mId
expert:
def 1
det 0
raw 1
tpl 0
io:
prefIO
vccu
mRssi:
mNo
prt:
bErr 0
sProc 0
rspWait:
q:
qReqConf
qReqStat
role:
dev 1
vrt 1
Attributes:
expert 2_raw
model virtual_1
subType virtual
webCmd virtual
IODEV <CUL> und IOgrp VCCU auf dem Device gesetzt und schon geht das peering :)
Danke für den Hinweis mit den Attributen. Das mit dem IODEV steht dann im Homematic Wiki.
:)
linuxpaul
genau das wars! Wenn Du IOgrp setzt brauchst Du IODEV nicht setzen, das macht dann die VCCU automatisch :)
Gruß Otto